چگونه سیستم های با کارایی بالای ARM اقتصاد طراحی تراشه را تغییر می دهند! – بخش دوم
آخرین بروزرسانی 2022/04/26 at 02:59 ب.ظ
چگونه سیستم های با کارایی بالای ARM اقتصاد طراحی تراشه را تغییر می دهند! – بخش دوم
چگونه سیستم های با کارایی بالای ARM اقتصاد طراحی تراشه را تغییر می دهند!
به همین ترتیب تولید کنندگان تراشه تحت فشار هستند تا طرح های جدید بیشتری را تولید کنند. مشتریان خواستار ماندگاری بیشتر باتری، ایمنی بیشتر، امنیت بیشتر و دوام بیشتر هستند. تراشه ها با پیچیدگی بیشتری گسترش میابند. آنها ترانزیستورهای بیشتری نسبت به همیشه دارند. در برخی موارد استفاده از طراحی SoC را می طلبند که می تواند ده ها میلیون دروازه و میلیارد میلیارد ترانزیستور داشته باشد.
درک تقاضاهای فزاینده EDA
تولید کنندگان الکترونیک و طراحان تراشه از ابزارهای تخصصی اتوماسیون طراحی الکترونیکی (EDA) برای طراحی مدارهای مجتمع، تابلوهای مدار چاپی و SoC ها استفاده می کنند. با این حال، طراحی تراشه دیجیتالی تولید شده توسط EDA تنها یک مرحله از فرایند توسعه محصول را نشان می دهد. برای ساخت تراشه، تراشه ساز باید از یک دستگاه عکس ساز برای ساخت استفاده کند. این روند می تواند میلیون ها دلار هزینه داشته باشد.
قبل از اینکه یک شرکت بتواند نسخه نمایشی را بسازد، طرح نهایی باید بدون خطا باشد. در نتیجه، هر طراحی تراشه قبل از شروع تولید باید تحت آزمایش دقیق تأیید قرار گیرد. این گردش کار تأیید شامل یک فرآیند مهندسی بسیار تکراری است که می تواند ماه ها و در برخی موارد سالها طول بکشد تا یک مدار مجتمع واحد تولید شود. هرچه تراشه بزرگتر و پیشرفته تر شود، این روند سخت تر می شود. هنگامی که طراحان، رجیستری و عناصر حافظه را در یک SoC اضافه می کنند، الزامات آزمایش رگرسیون بصورت نمایی افزایش می یابد.
چگونه Arm و HPE Apollo 70 اقتصاد EDA را تغییر می دهند
تقاضای زمان و نوآوری بازار همراه با افزایش بار تست ایجاد شده توسط تراشه های بزرگتر و پیچیده تر، فشار بی سابقه ای را بر روی سازندگان نرم افزار تأیید صحت EDA و ارائه دهندگان سخت افزار سرور ایجاد کرده است. در پاسخ، فروشندگان EDA و شرکای سخت افزاری آنها یک راهکار تحول گرا را ابداع کرده اند: استفاده از سیستم های با کارایی بالا برای EDA که توسط پردازنده های ARM تولید شده اند.